图书 | 基于NiosⅡ的嵌入式SoPC系统设计与Verilog开发实例/嵌入式技术与电子设计丛书 |
内容 | 内容推荐 本书基于FPGA的嵌入式系统独特的可硬件编程性, 采用“边做边学”的方法详细介绍硬件和软件的设计和开发过程。全书除第一章综述外, 分为四个部分。第一部分介绍了基本的硬件描述性语言结构和综合过程, 并且显示了用户自定义的数字电路结构。第二部分主要介绍了Nios II处理器, 并基于该处理器的系统结构, 介绍了嵌入式软件开发。第三部分基于前两部分介绍的知识, 深入讲解了一系列外设模块的开发过程。第四部分给出了研究硬件加速的三个案例。全书循序渐进, 深入浅出, 系统而全面。 |
标签 | |
缩略图 | ![]() |
书名 | 基于NiosⅡ的嵌入式SoPC系统设计与Verilog开发实例/嵌入式技术与电子设计丛书 |
副书名 | |
原作名 | |
作者 | (美)曲邦平 |
译者 | 金明录//门宏志 |
编者 | |
绘者 | |
出版社 | 电子工业出版社 |
商品编码(ISBN) | 9787121257735 |
开本 | 16开 |
页数 | 641 |
版次 | 1 |
装订 | 平装 |
字数 | 1062 |
出版时间 | 2015-05-01 |
首版时间 | 2015-05-01 |
印刷时间 | 2015-05-01 |
正文语种 | 汉 |
读者对象 | 青年(14-20岁),普通成人 |
适用范围 | |
发行范围 | 公开发行 |
发行模式 | 实体书 |
首发网站 | |
连载网址 | |
图书大类 | |
图书小类 | |
重量 | 1.032 |
CIP核字 | 2015062808 |
中图分类号 | TP332.1 |
丛书名 | |
印张 | 41.5 |
印次 | 1 |
出版地 | 北京 |
长 | 261 |
宽 | 186 |
高 | 26 |
整理 | |
媒质 | 图书 |
用纸 | 普通纸 |
是否注音 | 否 |
影印版本 | 原版 |
出版商国别 | CN |
是否套装 | 单册 |
著作权合同登记号 | 图字01-2012-8234 |
版权提供者 | 美国John Wiley & Sons, Inc. |
定价 | |
印数 | |
出品方 | |
作品荣誉 | |
主角 | |
配角 | |
其他角色 | |
一句话简介 | |
立意 | |
作品视角 | |
所属系列 | |
文章进度 | |
内容简介 | |
作者简介 | |
目录 | |
文摘 | |
安全警示 | 适度休息有益身心健康,请勿长期沉迷于阅读小说。 |
随便看 |
|
兰台网图书档案馆全面收录古今中外各种图书,详细介绍图书的基本信息及目录、摘要等图书资料。